상세 컨텐츠

본문 제목

DDR5 DRAM 출시 성능 관련

하드웨어, 각종기기

by AlrepondTech 2020. 10. 6. 21:08

본문

반응형

 

 

=================================

=================================

=================================

 

 

출처: bbs.ruliweb.com/news/board/1003/read/2218150

[H/W] SK 하이닉스가 세계 최초 DDR5 DRAM 출시

2020년 10월 6일, 서울 – SK hynix Inc. (또는 '회사' www.skhynix.com)가 세계 최초 DDR5 DRAM 출시를 발표했습니다. 차세대 DRAM 표준으로 빅 데이터, 인공 지능, 머신 러닝에 최적화된 고속, 고밀도 제품입니다.

 

 

 

SK 하이닉스는 2018년 11월 세계 최초 16기가비트(Gb) DDR5 DRAM 개발을 발표한 이래 인텔을 비롯한 주요 협력사들에게 시제품을 제공하고 기능 및 호환성에 대한 다양한 시험과 검증을 완료했습니다. 이를 통해 SK 하이닉스는 DDR5 시장이 활발히 활성화되면 고객에게 제품을 제공할 수 있습니다.

한편 SK 하이닉스는 DDR5의 기능을 검증하기 위해 현장 실험실, 시스템 수준 시험, 시스템 온 칩1(시스템 온 칩1) 제조 업체와 시뮬레이션을 공동 운영하고 있습니다. 또한 DDR5와 DRAM 성능에 영향을 미치는 RCD (레지스터 클럭 드라이버2) 및 전력 관리 집적 회로3 (PMIC)를 포함한 DRAM 모듈의 주요 구성 요소의 호환성을 검증했습니다. 이러한 검증을 통해 SK 하이닉스는 전세계 협력사들과 긴밀히 협력하고 있습니다.

SK 하이닉스의 DDR5는 이전 세대인 DDR4보다 1.8배 빠른 초당 4800~5600메가비트(Mbps)의 전송률을 지원합니다. 초당 9개의 풀HD (FHD) 영화(각 5GB)를 5600Mbps 의 전송 속도로 전송할 수 있습니다. 작동 전압은 1.1V로 DDR4의 1.2V에서 낮아져 전력 소비가 20% 감소한다는 것을 의미합니다.

회사의 DDR5의 또 다른 주목할 만한 사항은 자체로 1비트 수준의 오류를 수정할 수 있는 칩 내부의 오류 수정 코드 (ECC)입니다. ECC를 사용하면 응용 프로그램의 신뢰성이 20배 증가합니다. 또한 이 회사의 DDR5는 최대 256기가바이트(GB) 용량을 구축하여 실리콘비아 (TSV) 기술을 적용할 수 있습니다.

DDR5는 전력 소비량이 적고 신뢰성을 크게 향상함에 따라 이러한 친환경 반도체 메모리가 데이터 센터의 전력 소비와 운영 비용을 모두 줄일 것으로 기대하고 있습니다.

인텔의 데이터 플랫폼 그룹 부사장인 캐롤린 듀란 (Carolyn Duran) 인텔 메모리 및 IO 테크놀로지스 부사장은 "인텔은 JEDEC 표준화를 통해 초기 아키텍처 컨셉부터 시작되는 DDR5 사양 개발에 대한 SK 하이닉스를 포함한 메모리 리더들과 긴밀히 협력했다"고 말했다. 또한 SK 하이닉스와 협력하여 프로토타입을 설계하고 시험하여 DDR5가 성과 목표를 달성하고 상호 고객을 위한 준비가 되어 있습니다."

 

 

SK 하이닉스 오종훈 부사장 겸 최고 마케팅 책임자 (CMO)는“SK 하이닉스가 세계 최초의 DDR5 D램을 출시함에 따라 회사는 지구촌 DRAM 시장에서 미래 기술 트렌드를 선도할 수있을 것”이라고 말했다. "SK 하이닉스는 빠르게 성장하는 고급 서버 시장에 주력해 서버 DRAM의 선두 기업으로 자리 매김할 것입니다."

한편 DDR5 표준은 2020년 7 월초 JEDEC (JEDEC Solid State Technology Association)에서 발표했습니다. 시장 정보 제공 업체 인 Omdia에 따르면 DDR5 수요는 2021년에 급증하기 시작하여 세계 DRAM 시장의 10%를 차지할 것입니다. 2022년에서 2024년에는 43%로 증가합니다.

Synopsys, Renesas, Montage Technology 및 Rambus도 DDR5 생태계를 만드는 데 지속적인 협력을 약속했습니다.

Synopsys의 IP 마케팅 및 전략 담당 수석 부사장인 John Koeter는“Synopsys는 SK 하이닉스와 협력하여 초고속 대용량 메모리 하위 시스템이 필요한 고급 고성능 컴퓨팅 SoC를 위한 고신뢰성 DDR5 솔루션을 제공했습니다. "실리콘으로 입증된 DesignWare DDR5/4 IP는 최대 6400Mbps의 여러 SK 하이닉스 DDR5 RDIMM을 사용하여 검증되었으며 설계자가 위험을 최소화하고 데이터 집약인 SoC에 대한 고성능 요구 사항을 충족할 수 있도록 지원합니다."

“지난 20년 동안 모든 세대의 메모리를 위한 메모리 인터페이스 제품의 선도 공급 업체로서 우리는 주요 협력사 및 고객과의 강력한 관계에 자부심을 가지고 있습니다. Renesas는 SK 하이닉스와 긴밀히 협력하여 서버, 클라이언트 및 임베디드 시장을 위한 완전한 DDR5 제품 포트폴리오를 검증했습니다.” Rami Sethi – Renesas의 데이터 센터 사업부 부사장 겸 총괄 관리자

“Montage Technology는 DDR5 메모리 에코 시스템을 구현하기 위해 SK 하이닉스와 협력하게 되어 기쁩니다. 선도 공급 업체로서 우리는 많은 DDR 세대를 통해 SK 하이닉스와 협력해 왔으며 고성능, 저전력 메모리 인터페이스 솔루션을 제공하기 위해 최선을 다하고 있습니다. 현재 Montage Technology는 DDR5 로직 장치의 포괄 포트폴리오를 제공합니다. SK 하이닉스가 DDR5 시장 채택을 가속화할 수 있게 되어 기쁘게 생각합니다.”라고 Montage Technology의 영업 및 사업 개발 부사장 Geof Findley

Rambus의 Integrated Circuits 부사장 겸 총괄 책임자인 이치 엔-신은“데이터 센터의 컴퓨팅 집약적 인 워크로드로 인해 더 큰 메모리 용량과 대역폭에 대한 요구가 가속화되고 있습니다. “DDR5 DRAM은 더 높은 데이터 속도와 메모리 성능을 극적으로 향상시키는 새로운 혁신으로 이러한 요구에 응답합니다. 차세대 메모리 인터페이스 칩, DDR5 RDIMM 및 LRDIMM을 사용하면 서버 플랫폼의 처리 능력이 향상됩니다. SK 하이닉스와 협력을 맺어 생태계를 위한 차세대 기술을 구현하고 증가하는 DDR5 수요를 충족하게 된 것을 기쁘게 생각합니다.”

 

주석

SoC (System on Chip)
시스템 버스 및 중앙 처리 장치 (CPU)에 연동되는 주변 장치를 통합하는 단일 칩 솔루션입니다.


RCD (클럭 드라이버 등록)
서버용 RDIMM 및 LRDIMM에서 사용되는 활성 요소로, 메모리 컨트롤러에서 메모리에 적용되는 명령 및 자료 신호를 증폭하여 송신기와 수신기 간의 신호 품질을 보장합니다.


PMIC (전력 관리 집적 회로)
주 전원 입력을 수신하고 이를 전자 장치에 필요한 안정적이고 효율적인 전압 또는 전류로 정류, 분할 및 제어하는 집적 회로. PMIC는 DDR5 DRAM 모듈에 처음으로 채택되었습니다.

 

 

=================================

=================================

=================================

 

 

 

출처: bbs.ruliweb.com/news/board/1003/read/2218112?search_type=subject&search_key=%ED%95%98%EC%9D%B4%EB%8B%89%EC%8A%A4

[H/W] SK 하이닉스, 세계 최초 DDR5 DRAM 출시 

SK 하이닉스 (주)가 세계 최초 DDR5 DRAM출시를 발표했다. 차세대 DRAM 표준으로 빅 데이터, 인공 지능 (AI), 머신 러닝 (ML)에 최적화 된 고속, 고밀도 제품입니다. SK 하이닉스는 2018 년 11 월 세계 최초의 16 기가비트 (Gb) DDR5 DRAM 개발을 발표 한 이래 인텔을 비롯한 주요 협력사에 샘플 제품을 제공하고 다양한 테스트와 기능 및 호환성 검증을 마쳤습니다.

 

기사전문 https://quasarzone.com/bbs/qn_hardware/views/548620

 

 

=================================

=================================

=================================

 

 

 

출처: bbs.ruliweb.com/news/board/1003/read/2218170

[H/W] DDR5 JEDEC 규격 확정

 

 

 

일단 3200MT/s부터 6400MT/s까지 규격이 확정되었으며, 이전 세대까지의 DDR이 다 그래왔듯 CL은 복수의 표준이 있습니다.

아난드텍 측에서는 복수 표준 램타 중 가장 빠른 것을 A, 중간을 B, 느린 것을 C로 규정하였습니다.

일단 현 시점에서 6800~8400은 JEDEC 규격에 포함되지 않았으나, DDR3 1866 2133처럼 차후에 표준 규격으로 추가될 가능성은 남아 있습니다.

 

 

=================================

=================================

=================================

 

 

 

출처: bbs.ruliweb.com/news/board/1003/read/2218203

[참고] DDR5의 표준 램 타이밍, 레이턴시

JEDEC의 DDR5 표준 클럭과 타이밍 그리고 레이턴시 정보가 올라왔습니다. 여기서의 서브 타이밍은 1차 램타이밍 중, CAS-tRCD-tRP를 의미합니다. (흔히 CL16-18-18-38 이라고 부르는 램타중에서 앞의 세번째 까지의 값입니다.)

현재까지는 DDR5-3200 부터 DDR5-6400 까지 올라와있습니다. DDR5-6400 부터 DDR5-8400 까지의 스펙은 아직 작업중입니다.

JEDEC은 3가지의 서브 타이밍을 같이 소개하고 있습니다. A는 램 타이밍이 더 빠른 표준이며, B는 일반적인 표준, C는 램 타이밍이 더 늘어진 표준입니다.

기사전문 https://quasarzone.com/bbs/qn_hardware/views/550864

 

 

=================================

=================================

=================================

 

 

반응형


관련글 더보기

댓글 영역